Dersin Adı Dersin Seviyesi Dersin Kodu Dersin Tipi Dersin Dönemi Yerel Kredi AKTS Kredisi Ders Bilgileri
HARDWARE DESCRIPTION LANGUAGES Üçüncü Düzey BS 427 7 3.00 3.00 Yazdır
   
Dersin Tanımı
Ön Koşul Dersleri
Eğitimin Dili Türkçe
Koordinatör
Dersi Veren Öğretim Eleman(lar)ı
Yardımcı Öğretim Eleman(lar)ı
Dersin Veriliş Şekli Sözlü
Dersin Amacı Sayısal donanım elemanları ve bunların programlamasına yönelik bilgi ve deneyim edinilmesi.
Dersin Tanımı Ders; algoritmik, kaydedici transfer ve kapı seviyelerinde donanım tanımlama dilleri hakkında kavramları içerir. Ayrıca, olay-tabanlı simülasyonlarla çalışmayı sağlar ve temel seviyede devre hiyerarşisi, paralel çalışma, ve zaman tanımlamaları hakkında kavramları da içerir.

Dersin İçeriği
1 Tasarım hiyerarşisi: oluşumlar, mimarileri ve bağlantıları.
2 Kütüphane dosyaları ve çalışma aşamasına derlenmeleri.
3 Paralel prosesler.
4 Sıralı prosesler.
5 Genel bir donanım yapısıın tanımlanması.
6 Uygulamaya yönelik bir donanım yapısının tanımlanması.
7 Donanım sentezi için ABEL.
8 Ara sınav.
9 Donanım sentezi için Verilog.
10 Düzenli yapıların tanımlanması.
11 Simülasyon araçları.
12 Sonuç başarımları, metin dosyaları ve grafik çıktılar.
13 Verilog proje uygulamaları.
14 Final sınavı.
15
16
17
18
19
20

Dersin Öğrenme Çıktıları
1 Donanım tanımlama dilleri hakkında bilgi edinme.
2 Donanım programlama hakkında deneyim kazanma.
3 Verilog projelerini gerçekleştirme yeteneğini edinme.
4 Elektronik devreleri bilgisayar sistemlerine bağlayabilme.
5 Uygulamaya yönelik donanımları geliştirebilme.
6 Uygulamaya yönelik donanımları geliştirmede proje organizasyonu hakkında bilgi sahibi olunması.
7
8
9
10

*Dersin Program Yeterliliklerine Katkı Seviyesi
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
Yıldızların sayısı 1’den (en az) 5’e (en fazla) kadar katkı seviyesini ifade eder

Planlanan Öğretim Faaliyetleri, Öğretme Metodları ve AKTS İş Yükü
  Sayısı Süresi (saat) Sayı*Süre (saat)
Yüz yüze eğitim 12 2 24
Sınıf dışı ders çalışma süresi (ön çalışma, pekiştirme) 4 6 24
Ödevler 2 2 4
Sunum / Seminer hazırlama 0 0 0
Kısa sınavlar 0 0 0
Ara sınavlara hazırlık 1 3 3
Ara sınavlar 1 2 2
Proje (Yarıyıl ödevi) 0 0 0
Laboratuvar 0 0 0
Arazi çalışması 0 0 0
Yarıyıl sonu sınavına hazırlık 1 3 3
Yarıyıl sonu sınavı 1 2 2
Araştırma 0 0 0
Toplam iş yükü     62
AKTS     2.00

Değerlendirme yöntemleri ve kriterler
Yarıyıl içi değerlendirme Sayısı Katkı Yüzdesi
Ara sınav 1 40
Kısa sınav 0 0
Ödev 0 0
Yarıyıl içi toplam   40
Yarıyıl içi değerlendirmelerin başarıya katkı oranı   40
Yarıyıl sonu sınavının başarıya katkı oranı   60
Genel toplam   100

Önerilen Veya Zorunlu Okuma Materyalleri
Ders kitabı Verilog Hardware Description Language (Verilog HDL)
Yardımcı Kaynaklar Notes on Verilog programming

Ders İle İlgili Dosyalar